品牌TEWS | 有效期至長期有效 | 最后更新2023-06-21 16:50 |
瀏覽次數(shù)0 |
王春風(fēng) QQ:2853369886 手機(jī):13552869098 電話:010-64717020-112 傳真:010-84786709-666 郵件:sales22@handelsen.cn |
產(chǎn)品簡介
TXMC635是一款標(biāo)準(zhǔn)單寬度交換夾層卡(XMC)兼容模塊,提供用戶可配置的XC6SLX45T-2或xc 6 slx 100t-2 Xilinx Spartan-6 FPGA。
48 ESD保護(hù)TTL線路提供靈活的數(shù)字接口。所有I/O線都可以單獨(dú)編程為輸入或輸出。設(shè)置為輸入會將I/O線設(shè)置為三態(tài),可以與片上上拉一起使用,也可以用作開漏輸出。每條TTL I/O線都有一個拉電阻。拉電壓電平可選擇為+3.3V、+5V以及GND。
8通道16位模擬輸出允許軟件選擇10V、10.2564V或10.5263V的輸出電壓范圍。每個通道的輸出電壓范圍可以單獨(dú)設(shè)置。轉(zhuǎn)換時間最多為10 s,DAC輸出通過運(yùn)算放大器路由,以保護(hù)DAC免受損壞。
32個ADC輸入通道可以通過軟件配置,以16個輸入通道的單端或差分模式工作。32個通道中的每一個都具有16位的分辨率,并且能夠以高達(dá)1 MSPS工作。可編程增益放大器可通過軟件配置,允許最高24.576V的滿量程輸入電壓范圍。
對于客戶特定的I/O擴(kuò)展或板間通信,TXMC635-xxR在P14上提供64條FPGA I/O線路,在P16上提供3個FPGA多千兆收發(fā)器。P14 I/O線路可配置為64路單端LVCMOS33或32路差分LVDS33接口。
用戶FPGA連接到128兆字節(jié)、16位寬的DDR3 SDRAM。SDRAM接口使用Spartan-6的硬連線內(nèi)部存儲器控制器塊。
用戶FPGA通過平臺SPI閃存或PCIe下載進(jìn)行配置。閃存器件是在系統(tǒng)中可編程的。在線調(diào)試選項(xiàng)通過JTAG接頭提供,用于FPGA設(shè)計的回讀和實(shí)時調(diào)試(使用Xilinx ChipScope)。
用戶FPGA通過PCIe的直接配置由配置FPGA實(shí)現(xiàn)。配置數(shù)據(jù)通過32位傳輸寄存器編程至用戶FPGA (Spartan6)。數(shù)據(jù)源是XILINX ISE二進(jìn)制文件(.位文件或。bin文件),這些文件由XILINX ISE設(shè)計軟件生成。這些二進(jìn)制文件由報頭、報頭和配置數(shù)據(jù)組成。只有配置數(shù)據(jù)必須被傳輸。有關(guān)配置細(xì)節(jié)和配置數(shù)據(jù)文件格式的更多信息,另請參見XILINX用戶指南(ug380) Spartan6 FPGA配置。
采用XC6SLX45T-2 FPGA的TXMC635的用戶應(yīng)用可使用設(shè)計軟件ISE Project Navigator (ISE)和嵌入式開發(fā)套件(EDK)進(jìn)行開發(fā)。IDE版本為14.7。這兩種設(shè)計工具都需要許可證。
TEWS提供了一個記錄良好的基本FPGA示例應(yīng)用設(shè)計。它包括一個。包含所有必要引腳分配和基本時序約束的ucf文件。示例設(shè)計涵蓋了TXMC635的主要功能。它實(shí)現(xiàn)了本地橋接器件的本地總線接口、寄存器映射、DDR3存儲器訪問和基本I/O。它是Xilinx ISE項(xiàng)目的一部分,提供源代碼和可供下載的位流。
工作日
9:00-18:00